技 術 資 訊

    目前位置:

  • 技術資訊
  • Allegro 系列
  • 【 極致 PCB 設計全流程線上學堂 】最終章-質量設計與檢查

【 極致 PCB 設計全流程線上學堂 】
最終章 - 質量設計與檢查

【 極致 PCB 設計全流程線上學堂 】將循序漸進地與大家分享 PCB 設計各個階段的 基礎知識 → 進階技巧 → 實例應用。 基礎和技巧篇將以 電子講義 (PDF) 形式、實戰篇以 教學影片 呈現,大家可以按需索取觀看。只有夯實這些基礎,我們才能真正避免「重複勞動」,提升設計品質和效率。

原廠免費線上課程,Allegro / OrCAD PCB 設計快速學習的最佳選擇。

最終章:質量設計與檢查

審視相鄰層,避免串擾問題;審視走線層及參考平面,避免訊號跨分割;審視每個電源平面,避免流通不足……。

針對 SI/PI 的檢查動作是每位工程師的必修課,通常是在檢查環節中落實,卻往往避免不了遺漏,而可能導致訊號設計品質問題。

最後一期的內容,我們將與大家分享在 PCB 設計環境下,如何透過 In-Design Analysis(IDA,即設計同步分析)來實現訊號品質設計,在設計過程中就盡力排除訊號品質隱患,從而實現高品質交付。

100 分鐘高清實戰教學影片+ 講義 (PDF) 線上指導,獲取 Cadence 專家第一手 tips!
影片包含完整課程和demo演示;視頻節點和課程內容如下表所示。
現場問答已精簡、整理為文字版並收錄在電子講義中,方便大家快速查閱。

大綱

阻抗分析

回流路徑分析

耦合分析

串擾分析

反射分析

壓降分析

精選問答匯總

視頻 節點 課程內容

02 : 20

什麼是設計同步分析 (In-Design Analysis, IDA)

04 : 15

1.  阻抗分析及 Demo 1

14 : 30

2.  回流路徑分析

17 : 55

Demo 2:回流路徑分析演示

23 : 15

Demo 3:阻抗 & 回流路徑直觀可視

33 : 50

3.  耦合分析及 Demo 4

44 : 15

4.  串擾分析及 Demo 5

51 : 40

5.  反射分析及 Demo 6

1 : 02 : 35

6.  壓降分析及 Demo 7

7.  精選問答(見下方文字版)

內文搶先看:

線上問答:

問題 一:Demo 演示中是哪個軟體版本? Allegro 16.6 版本可以用 IDA 嗎?

答:演示中使用的是 Allegro® PCB Designer17.4 版本。
Allegro16.6 未整合 IDA(設計同步分析);17.2 支援部分 IDA 功能,完整的 IDA 功能需要升級至 17.4 版本,並需搭載 Cadence 相關程式和 Licenses,如欲進一步了解所需配置,歡迎聯繫 映陽科技業務團隊

問題 二:17.4 版本如何相容 16.6 版本的資料? 包括資料庫檔?

答: 實際設計中需明確「資料」是指哪些內容,資料庫檔的升級可以批量處理。

問題 三:Allegro 中 IDA 功能與 Sigrity™ 工具中的模擬分析功能有什麼區別?在模擬精度與速度方面哪個更有優勢?

答:Allegro 中的設計同步分析 (In-Design Analysis, IDA) 功能是將 Allegro 設計介面與 Sigrity 分析引擎緊密結合。在 IDA 的工作流程中,Sigrity 分析引擎可提供立即回應來指導 PCB 設計工程師。
相較於 IDA 功能,Sigrity 工具為 SI/PI 工程師提供了更多高階配置選項,提供最精確的分析結果。因此,根據模擬分析的配置不同,為了確保模擬精度,可能需要更長的時間來呈現分析結果。設計團隊可以根據具體情況進行工具的搭配和選擇。

問題 四:IDA 分析包括 via 的影響嗎?

答:在 IDA 分析物件是 net,包含 net 上所有的物件。

問題 五:IDA 分析要把零件或電阻電容做哪些設定?

答:賦予模型即可,具體根據實際設計需求和零件類型來確定。

問題 六:IDA 功能對電腦性能要求高嗎?

答:只要能運行 Allegro 軟體的電腦,就可以運行 IDA 功能。

問題 七:回流路徑規則設置都有哪些標準?

答:並沒有一個標準規定回流路徑的設定,根據 PCB 層疊結構,明確需要分析的 net,設定回流層即可。

問題八:Fsp 能實現 2 個 DDR 的定址線優化嗎?目前使用 fsp 搭載兩個 DDR 時,連接到 fpga 時都是 2 個 DDR 的定址線單獨連接到 fpga,fsp 沒有合併兩個 DDR 的定址線。

答:IDA 功能的分析物件是 net,不管這個 net 上有幾個負載,都不影響其分析。

問題九:差動線走線線距有規範嗎? 等長誤差是多少?

答:差動線走線線距包含內部間距和外部間距,等長誤差分內部等長和外部等長,具體數值需根據實際設計情況來定,並沒有一個規範來規定差動線線距和誤差。

問題十:這一系列課程已經結束了,那麼後續課程內容有何安排?

答:後續課程內容還在規劃中,初步計畫是以行業應用為導向,將為大家帶來一個新系列的 PCB 設計專題。

請大家持續關注 Graser FB 粉絲團,也可留言感興趣的培訓主題。

歡迎點擊下方圖片,免費下載完整課程影片 / 講義:

【 極致 PCB 設計全流程線上學堂 】系列課程相關閱讀:

第一期:設計準備設計環境搭建

第二期:即時 DFx 設計

第三期:CM 設計規則

第四期:布局規則

第五期:佈線規則

本文及視頻授權轉載出處

長按識別 QRcode,關注「Cadence 楷登 PCB 及封裝資源中心」

歡迎關注 Graser 社群,即時掌握最新技術應用資訊